萊迪思
萊迪思推出SWA方案 簡化嵌入式系統設計
萊迪思半導體公司(Lattice)為低功耗、可程式化設計元件的供應商,日前宣布推出單線聚合(SWA)IP解決方案,在工業、消費和運算等應用中縮小系統整體尺寸並降低BOM成本。該解決方案為開發人員提供了快速、簡便、創新的方式,透過使用低功耗、小尺寸的萊迪思FPGA來大幅減少嵌入式設計中電路板之間和元件之間連接器的數量,從而提升穩定性、縮小系統整體尺寸並降低成本。
在電子系統中連接各電路板和模組的連接器不僅價格高昂,還會占用設備有限的寶貴空間,且長期使用下其效能也會大打折扣,影響系統的穩定性。在空間有限的電路板上連接多個連接器,其之間的訊號傳輸也會帶來設計方面的挑戰,延長產品的整體上市時間。
萊迪思市場經理Hussein Osman表示,開發人員希望找到創新方法來簡化和加速嵌入式系統的開發,並盡可能降低BOM成本。全新SWA解決方案能透過減少系統中連接器的數量滿足以上三個需求。該解決方案非常適合FPGA開發新手和專家。它的預配置位元流(bitstream)可幫助FPGA設計新手快速配置SWA應用,毋需HDL程式設計經驗;同時該解決方案支援擴展參數(expanded parameterization),因此FPGA專家可以輕鬆地將萊迪思SWA位元流與自己寫的HDL程式碼結合使用。
主打低功耗/小尺寸/快速啟動 萊迪思新推FPGA助產品研發
日前萊迪思發布新款低功耗FPGA Certus-NX,除了具有小尺寸、低功耗及瞬間啟動功能,同時強化其I/O密度,並支援PCIe和千兆乙太網路介面。Certus-NX瞄準數據處理與工業、車用趨勢,加強其運算速度與安全標準,並預計在2020下半年推出同樣採28nm FD-SOI製程的第三代產品。
圖 萊迪思推出全新Certus-NX系列FPGA。來源:萊迪思
基於工業4.0與自駕車應用趨勢,Certus-NX功能上強化其低功耗、小尺寸特性,除了有助於設備實現更多智慧功能,通過ACE-Q100認證,也使其適用於ADAS與自駕市場所需的汽車電子出品。萊迪思半導體亞太區現場技術支援總監蒲小雙提及,車用電子應用講求速度,如智慧後照鏡的顯示螢幕,需要在汽車一發動就馬上啟動,因此FPGA的啟動速度便是重點。Certus-NX中,單一I/O配置僅需3毫秒,而依照元件容量不同,整個元件啟動時間僅需8~14毫秒即可完成
資安方面,Certus-NX使用橢圓曲線加密演算法(ECDSA),因此當使用者若將產品委託第三方生產,可以藉由金鑰保管來確保產品生命週期的安全防護,避免未經授權的竄改或複製。目前Certus-NX的樣品已經開始出貨給部分客戶,未來搭配相關的開發工具如Radiant軟體、預驗證IP、開發板,有助於加速研發人員的產品開發速度。
萊迪思新AI解決方案提升網路終端應用效能
萊迪思半導體(Lattice)為低功耗、可程式化設計元件的供應商,日前宣布推出Lattice sensAI 3.0,為用於網路終端設備AI處理的完整解決方案集合的最新版本。該版本現支援CrossLink-NX系列FPGA,可打造低功耗智慧視覺應用,更擁有客製化卷積神經網路(CNN)IP,此靈活的加速器IP可簡化一般CNN網路的實現,經優化後可更加充分利用FPGA的並行處理能力。經由增添對CrossLink-NX FPGA的支援,Lattice sensAI將為監控/安全、機器人、汽車和運算領域的智慧視覺應用帶來功耗和效能上的再次突破。
為了解決數據安全、延遲和隱私等問題,開發人員希望將智慧視覺和其他AI應用所仰賴的AI處理任務從雲端轉移到網路終端。大多數網路終端設備都靠電池供電,或對功耗較敏感,因此開發人員需要各種硬體和軟體解決方案,不僅要能夠提供AI應用所需的處理能力,還要盡量降低功耗。通過增強版sensAI集合,萊迪思將持續為客戶提供更多功耗和效能的優化方案選擇。對於智慧視覺等AI效能要求較高的網路終端應用而言,運行sensAI軟體的CrossLink-NX FPGA相較之前版本提供翻倍效能,同時降低一半的功耗。
萊迪思發布新設計軟體加速FPGA設計
萊迪思半導體公司(Lattice)日前宣布推出廣最新版本FPGA軟體設計工具Lattice Radiant2.0。除了增加對於更高密度元件的支援,如全新的CrossLink-NX FPGA系列外,更新的設計工具還提供了新的功能,加速和簡化基於萊迪思FPGA的設計開發。
萊迪思軟體產品線資深經理Roger Do表示,Lattice Radiant 2.0設計軟體為開發人員提供更符合設計習慣的使用者體驗,該工具將引導他們完成從設計創建到IP導入,從實現到位流生成,再到將位流下載到FPGA的整個設計流程。讓幾乎沒有使用FPGA的開發人員能夠快速利用Lattice Radiant的自動化功能。對於有經驗的FPGA開發人員,如果需要特定的優化,Lattice Radiant 2.0也可以對FPGA設置進行更精細的控制。
當系統開發人員評估選擇硬體平台時,實際的硬體只占他們選擇標準的一小部分。他們還會評估用於配置硬體的設計軟體其易用性和支援的功能,因為這些功能可能會對整體系統開發時間和成本產生重大影響。
Radiant 2.0中提供的新功能更新包括:晶片上除錯工具,允許使用者即時進行錯誤修復。除錯功能使開發人員可以在其代碼中插入虛擬開關或LED來確認功能的可行性。該工具還允許使用者更改硬核IP的設置以測試不同的工作模式。改進的時序分析可提供更準確的走線和布線規劃以及時脈時序,從而避免設計擁塞和散熱問題。工程變更命令(ECO)編輯器使開發人員可以對完成的設計進行增量更改,而無需重新編譯整個FPGA資料庫。同時性邏輯轉換(SSO)計算機分析單個引腳的訊號完整性,以確保其效能不會因靠近另一個引腳而受到影響。
萊迪思MachXO3D FPGA搭配硬體可信任根提升安全性
萊迪思半導體公司(Lattice Semiconductor)宣佈推出用於眾多應用中保障系統韌體安全的全新MachXO3D FPGA。不安全的韌體會導致資料和IP盜竊、產品複製和過度構建以及設備遭未經授權篡改或劫持等問題。OEM可以使用MachXO3D,實現基於硬體的可靠、全面、簡單、高彈性安全機制,保障所有系統元件韌體的安全。MachXO3D可以在系統生命週期的各個階段(從生產到系統報廢)在元件韌體遭到未經授權的侵入時,對其保護、檢測和恢復。
元件的韌體已逐漸成為網路攻擊最為常見的目標。在2018年,超過30億各類系統的晶片由於韌體安全性漏洞問題,面臨資料竊取等威脅。不安全的韌體還會因為分散式阻斷服務攻擊(DDoS攻擊)、設備篡改或破壞等隱憂,讓OEM廠商遭受財務損失和品牌聲譽受損等問題。若不及時處理這些風險,可能會對企業的聲譽以及財務狀況產生不良影響。
Moor Insights總裁兼創辦人Pat Moorhead表示,受損韌體的潛在危害尤其嚴重,因為這不僅會讓使用者資料易受到入侵,而且會對系統造成永久性損壞,大幅度的降低了使用者體驗,同時讓OEM曝露在危險的不確定因素上。FPGA提供了一個韌體保護系統的可靠硬體平台,因為它們能夠並存並執行多個功能,在檢測到未經授權的韌體時,迅速地識別和回應。
當使用MachXO3 FPGA實現系統控制功能時,它們通常是電路板上最先上電且最後斷電的元件。MachXO3D可為系統控制元件添加安全功能,通過運行在安全功能時,最大化上電和斷電週期的時間,簡化安全系統的開發。
萊迪思MachXO3D改進了生產過程中的元件配置和程式設計步驟。這些優化搭配MachXO3D的安全特性,保障了MachXO3D和合法韌體之間的安全通訊,從而較好地保護了系統。這種保護從系統的製造、運輸、安裝、運行到報廢整個生命週期中都能有效保護。根據Symantec的統計,自2017~2018年間,在供應鏈階段出現的攻擊行為增加了78%。
萊迪思半導體產品行銷總監Gordon Hands表示,系統開發商通常會在系統部署後,利用 FPGA 的高度彈性特性來增強系統功能。萊迪思半導體在保持MachXO3D彈性的基礎上,增加了一個安全配置模組,由此推出了業界首個符合美國國家標準暨技術研究院(NIST)平台韌體保護恢復(PFR)標準、以控制為導向的FPGA。